电子相关设计自动化.ppt

  1. 1、本文档共35页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电子相关设计自动化;第11章 电子设计自动化;11.1 电子设计自动化概述 11.2 简单可编程逻辑器件 11.3 高密度可编程逻辑器件 11.4 PLD开发工具Max+plusⅡ;11.1 电子设计自动化概述;11.1.1 EDA技术发展概况;11.1.2 EDA技术的特征; 电子系统的仿真、综合与实现;11.2 简单可编程逻辑器件;SPLD的分类;11.2.2 PROM及其应用;例;真值表;阵列图;11.2.3 PLA及其应用;用PLA实现逻辑函数的基本原理是基于函数的最简与或表达式,故首先需要将逻辑函数化为最简与或表达式,然后根据最简与或表达式画出PLA的阵列图。;化简;11.2.4 PAL及其应用;专用输出结构;带反馈的寄存器结构;例 如图所示为用PAL实现的一组组合逻辑函数,试写出该组逻辑函数的表达式。;11.2.5 GAL;GAL16V8中OLMC的结构;11.3 高密度可编程逻辑器件;11.3.2 FPGA; XC系列FPGA的内部结构框图;XC系列FPGA的CLB结构;XC系列FPGA的PI连接方式;11.3.3 CPLD/FPGA的编程技术;11.4 PLD开发工具MAX+plusⅡ;设计校验:包括功能仿真和时序仿真两部分,这一步通过功能仿真器和时序分析器来完成,利用编译器产生的数据文件自动完成逻辑功能仿真和时序特性仿真。在仿真文件中加载不同的激励,可以观察中间结果以及输出波形。必要时,可以返回设计输入阶段,修改设计输入,最终达到设计要求。;11.4.2 设计输入;(3)放置输入、输出引脚。输入、输出引脚的处理方法与元件一样。在原理图编辑窗口空白处双击鼠标左键或在Symbol菜单中选择Enter Symbol便打开了Enter Symbol对话框。在Symbol Name框中键入input、output或bidir,分别代表输入、输出和双向I/O。点击OK。这样输入或输出引脚便会出现在编辑窗口中。重复这一步产生所有的输入和输出引脚,也可以通过复制的方法得到所有引脚。电源和地与输入、输出引脚类似,也作为特殊元件,采用上述方法在Symbol Name中键入VCC(电源)或GND(地),即可使它们出现在编辑窗口中。;(6)保存文件。在File菜单中选择Save As…或Save,如是第一次保存,需输入文件名。;(3)输入HDL源码。;2.运行仿真程序电子相关设计自动化;第11章 电子设计自动化;11.1 电子设计自动化概述 11.2 简单可编程逻辑器件 11.3 高密度可编程逻辑器件 11.4 PLD开发工具Max+plusⅡ;11.1 电子设计自动化概述;11.1.1 EDA技术发展概况;11.1.2 EDA技术的特征; 电子系统的仿真、综合与实现;11.2 简单可编程逻辑器件;SPLD的分类;11.2.2 PROM及其应用;例;真值表;阵列图;11.2.3 PLA及其应用;用PLA实现逻辑函数的基本原理是基于函数的最简与或表达式,故首先需要将逻辑函数化为最简与或表达式,然后根据最简与或表达式画出PLA的阵列图。;化简;11.2.4 PAL及其应用;专用输出结构;带反馈的寄存器结构;例 如图所示为用PAL实现的一组组合逻辑函数,试写出该组逻辑函数的表达式。;11.2.5 GAL;GAL16V8中OLMC的结构;11.3 高密度可编程逻辑器件;11.3.2 FPGA; XC系列FPGA的内部结构框图;XC系列FPGA的CLB结构;XC系列FPGA的PI连接方式;11.3.3 CPLD/FPGA的编程技术;11.4 PLD开发工具MAX+plusⅡ;设计校验:包括功能仿真和时序仿真两部分,这一步通过功能仿真器和时序分析器来完成,利用编译器产生的数据文件自动完成逻辑功能仿真和时序特性仿真。在仿真文件中加载不同的激励,可以观察中间结果以及输出波形。必要时,可以返回设计输入阶段,修改设计输入,最终达到设计要求。;11.4.2 设计输入;(3)放置输入、输出引脚。输入、输出引脚的处理方法与元件一样。在原理图编辑窗口空白处双击鼠标左键或在Symbol菜单中选择Enter Symbol便打开了Enter Symbol对话框。在Symbol Name框中键入input、output或bidir,分别代表输入、输出和双向I/O。点击OK。这样输入或输出引脚便会出现在编辑窗口中。重复这一步产生所有的输入和输出引脚,也可以通过复制的方法得到所有引脚。电源和地与输入、输出引脚类似,也作为特殊元件,采用上述方法在Symbol Name中键入VCC(电源)或GND(地),即可使它们出现在编

文档评论(0)

smartxiaohuli + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档

相关课程推荐