触发器补充.ppt

  1. 1、本文档共60页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
触发器补充

两输出状态同;例:画出R-S 触发器的输出波形; [例 ] 已知高电平触发 R-S 触发器的 CP、R、S 波形,且 Qn=0,画出其 Q 端的输出波形。;例:JK 触发器工作波形;J; [补充例题 2] 已知 CP 的波形,且 J = 1,K = 1,Qn=0 。画出触发器的 Q 端波形。;例:用J-K触发器构成2分频器;Q;例:D 触发器工作波形图;D触发器应用举例: 用D触发器将一个时钟进行2分频.;用2个2分频器级联组成一个4分频器; [例] 已知上升沿触发 D 触发器 D 端的输入信号波形,且 Qn=0 ,画出触发器的 Q 端波形。;触发器逻辑功能的转换;1.将JK触发器转换为D 触发器;2. 将JK触发器转换为 T 触发器;3. 将D 触发器转换为 T 触发器;应用举例;CLR;+5V;D1;D1; 寄存器;一、数码寄存器;Q4;由8D集成电路74LS273组成8位二进制数寄存器;二、移位寄存器;数码存入端;移位;2. 集成电路双向移位寄存器(74LS194,国产T1194);0;用双向移位寄存器74LS194组成节日彩灯控制电路;1. 计数器的功能;8位二进制表示的最大数为:=;0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1;1、异步计数器的分析;Q3;CP;Q0 Q1 Q2 Q3;用4个J-K触发器组成 4位异步二进制加法计数器;2. 同步计数器的分析;例:三位二进制同步加法计数器;Q2;二、十进制计数器;J0=K0=1;同步二-十进制加法计数器的芯片 ;K0 = 1;1; 试 画 出图示电路的波 形 图, 并 指 出 是 什 么 类 型 的 计 数 器(设 的 初 始 状 态 均 为“0”)。;  图为两个异步二进制计数器,试分析哪个是加法计数器?哪个是减法计数器?并分析它们的级间连接方式有何不同。;例:逻辑电路如图所示,当A=“1”,RD = SD =“1”,R = “0”时,脉冲来到后RS触发器( )。 (a)置“0” (b)置“1” (c)保持原状态 ;例: 逻辑电路如图所示,当 A=“1”时,脉冲来到后JK 触发器( )。 (a)具有计数功能 (b)置“0” (c)置“1” ;例: 逻辑电路如图所示,A=“0” 时,脉冲来到后 D 触发器( )。 (a)具有计数器功能 (b)置“0” (c)置“1”;例:逻辑电路如图所示,当 A=“0”,B=“1”时,脉冲来到后触 发 器 ( )。 (a) 具有计数功能 (b) 保持原状态 (c) 置“0” (d) 置“1”;解: 波形如图。;解: 波形如图。;解: 波形如图。;CP;例:已知逻辑电路图C,D 波形,试画出波形图,填写状态表(设触发器的初始状态均“0”)。 ;例:逻辑电路如图所示,各触发器的初始状态为零,已知 D,C 的波形,试画出输出的波形。;例:试列出如下所示逻辑电路图的状态表? 画出波形图,并指出是什么类型的计数器 (设各触发器的初始状态均为“0”)。

文档评论(0)

wyjy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

认证主体李**

1亿VIP精品文档

相关文档

相关课程推荐