电子信息工程类毕业论文、电流源BIAS电路版图设计论文.docx

电子信息工程类毕业论文、电流源BIAS电路版图设计论文.docx

  1. 1、本文档共66页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
本科毕业设计(论文) 本科毕业设计(论文) 论文题目: 电流源BIAS电路版图设计 本科毕业设计(论文) II 摘 要 集成电路版图设计作为流片前的最后一道工序,它决定着芯片的性能及成品率。 偏置电路 (BIAS) 作为模拟电路的一个重要部分,为模拟电路提供偏置电流。 一个 较好的偏置电路版图对于整个产品都有很大帮助。所以本课题对电流源偏置电路的 版图用UMC 0.35工艺进行设计。 该电流源偏置电路主要运用在和温度有关的传感器产品上,为芯片提供一个电 流与温度成正比的电流 (PTAT 电流)。论文首先根据版图的设计任务提出了一套设 计方案;然后对电路的功能结构进行分析。该偏置电路分为三个模块:启动电路模 块,偏置核心电路模块,镜像电路模块。最后使用EDA 工具Cadence 软件中的 virtuoso 版图设计工具进行版图设计。并对版图的布局、布线、器件匹配、噪音及 面积等方面进行优化。同时对版图进行了设计规则检查 (DRC)、 版图与电路一致性 比较 (LVS) 以确保制造的可靠性。 原创力文档 关键字电流源偏置电路;布局布线;器件匹配;减少噪音;面积优靴高清无水印 本科毕业设计(论文) Ⅲ I Abstract The integrated circuit layout is designed as the last step in front of the chip, which determines the performance and yield of the chip. The bias circuit (BIAS), as an important part of the analog circuit, provides a bias current for the analog circuit. A better bias circuit layout for the entire product is very helpful. Therefore, this topic on the current source bias circuit layout with UMC 0.35 process design. The current source bias circuit is mainly used in temperature-related sensor products, the chip provides a current and temperature proportional to the current (PTAT current). Firstly, a set of design scheme is put forward according to the design task of the layout. Then, the functional structure of the circuit is analyzed. The bias circuit is divided into three modules: start circuit module, bias core circuit module, mirror circuit module. Finally, use the EDA tool Cadence software virtuoso layout design tools for layout design. And layout layout, wiring, device matching, noise and area and other aspects of optimization. At the same time, the layout of the design rules check (DRC), layout and circuit consistency comparison (LVS) to ensure the reliability of manufacturing. 本科毕业设计(论文) 目 录 第1章 绪论 1 1.1 序言 1 1.2 研究现状 1 1.3 课题任务 2 1.4 课题要求 2 1.5 研究意义 2 第2章 版图工艺环境及设计方法 3 2.1 版图的设计流程 3 2.2 半导体工艺 3 2.2.1 双极型工艺 3 2.2.2 硅栅CMOS工艺 4 2.2.3 BiCMOS工艺 4 2.3 版图设计技巧 5

文档评论(0)

165720323137e88 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档