主板及各类io时钟发生器ics83840.pdf

  1. 1、本文档共10页,其中可免费阅读3页,需付费39金币后方可阅读剩余内容。
  2. 2、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。
  3. 3、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  4. 4、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
DDR SDRAM 多路复用器 概述 ICS83840 是一款 DDR SDRAM MUX,是 ICS 高性能时钟解决方案 HiPerClockS 系列的成 员。该器件有 10 条主机线,每条主机线可传递至 4 个数据端口。 10 个通道在 DDR SDRAM 应用中 的分配如下:8 条数据线、1 条选通线和 1 条 DQm 线。主机/数据端口与单端 SSTL-2 兼容,并且该器 件采用 2.5V 电源供电。 保证的低输出偏差使 ICS83840 成为需要明确性能和可重复性的苛刻应用的理想选择。 简化原理图 HPx nDPx SW 引脚分配特性

您可能关注的文档

文档评论(0)

135****9250 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档