集成电路设计(第4版)课件 1 集成电路设计概述.ppt

集成电路设计(第4版)课件 1 集成电路设计概述.ppt

  1. 1、本文档共27页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
集成电路设计(第4版)课件

1第一章 集成电路设计概述1.1 集成电路的发展1.2 集成电路设计流程及设计环境 1.3 集成电路制造途径1.4 集成电路设计知识范围 21. 1947年12月16日, 美国贝尔实验室(Bell-Lab) William Shockley领导的研究小组发现了晶体管效应。2. 1948年6月向全世界公布。3. 1956年,W. Shockley等人因此获得诺贝尔物理奖, “for their researches on semiconductors and their discovery of the transistor effect”图1.1 最原始的点接触式晶体管1.1 集成电路的发展图1.1 最原始的点触式晶体管 3硅时代的飞跃—集成电路的诞生Fig1.2 Jack Kilby’s first Integrated Circuits (IC) of the world图1.2 Jack Kilby发明的世界上第一块集成电路 4图1.5 一个12英寸(300mm)晶圆与人脸大小的对比关心工艺线 5摩尔定律(Moore’s Law)Moore's law : the number of components per IC doubles every 18 months. 6认识晶圆和集成电路 7裸片 8封装,成品 9应用 10集成电路技术发展趋势1)特征尺寸:微米?亚微米?深亚微米?纳米,目前集成电路已经实现特征尺寸2007年的65nm、2010年的45nm、2013年的32nm和预计2016年22nm的量产;2)晶圆的尺寸增加, 当前的主流晶圆的尺寸已经从8英寸迈向12英寸;3)集成电路的规模不断提高, CPU(P-IV)已超过4000万晶体管, 第四代酷睿I CPU, 晶体管数量在14.8亿;4)集成电路的速度不断提高, 人们已经用65nm CMOS工艺做出了40Gbit/s的高速数字电路和60GHz的射频电路; 11集成电路技术发展趋势5)集成电路复杂度不断增加,系统芯片或称芯片系统SoC(System-on-Chip)成为开发目标;6) 模拟数字混合集成向电路设计工程师提出挑战; 7)设计可行性与可靠性将得到提高;8)电路设计、工艺制造、封装的分立运行为发展无生产线(Fabless)和无芯片(Chipless)集成电路设计提供了条件,为微电子领域发展知识经济提供了条件。 121.1 集成电路的发展1.2 集成电路设计流程 1.3 集成电路制造途径1.4 集成电路设计知识范围第一章 集成电路设计概述 131. 集成电路发展的前三十年中,设计、制造和封装都是集中在半导体生产厂家内进行的,称之为一体化制造 (IDM,Integrated Device Manufacture)的集成电路实现模式。2. 近十年以来,电路设计、工艺制造和封装开始分立运行,这为发展无生产线(Fabless)集成电路设计提供了条件,为微电子领域发展知识经济提供了条件。IDM与Fabless集成电路实现 1. 代工单位将经过前期开发确定的一套工艺设计文件PDK(Process Design Kits)传送给设计单位,这是一次信息流过程。 PDK文件包括工艺电路模拟用的器件SPICE参数、版图设计用的层次定义、设计规则、晶体管/电阻/电容等元件/通孔(Via)/焊盘等基本结构的版图、与设计工具关联的设计规则检查DRC(Design Rule Check)、参数提取(EXTraction)和版图电路图对照LVS(Layout Vs Schematic)用的文件。14集成电路的设计流程 2. 设计单位根据研究项目提出的技术指标,在自己掌握的电路和系统知识基础上,利用PDK提供的工艺数据和CAD/EDA工具,进行电路设计、电路仿真和优化、版图设计、设计规则检查DRC、参数提取和版图电路图对照LVS,最终生成以GDS-II格式保存的版图文件,传送给代工单位。15集成电路的设计流程 3. 代工单位根据设计单位提供的GDS-II格式的版图数据,首先制作掩模(Mask),将版图数据定义的图形固化到由铬板等材料制成的一套掩模上。一张掩模对应于版图设计中的一层图形,同时也对应于芯片制作中的一道或多道工艺。 正是在一张张掩模的参与下,工艺工程师完成芯片的流水式加工,将版图数据定义的图形最终有序地固化到芯片上。这一过程通常简称为“流片”。16集成电路的设计流程 17无生产线与代工的关系LayoutChipProcess DesignkitsInternetFoundryFablessChip 181.1 集成电路的发展1.2 集成电路设计流程1.3 集成电路制造途径1.4

文档评论(0)

balala11 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

认证主体孙**

1亿VIP精品文档

相关文档

相关课程推荐