- 1、本文档共18页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
电工电子
综合实验报告
题目:多功能数字计时器设计
姓名:
学号:
班级:
院系:
专业:
1
欢迎您阅读并下载本文档,本文档来源于互联网,如有侵权请联系删除!我们将竭诚为您提供优质的文档!
目录
1. 电路功能设计要求介绍
2. 电路原理简介
3. 单元电路设计
3.1 脉冲发生电路
3.2 计时电路
3.3 译码显示电路
3.4 清零电路
3.5 校分电路
3.6 仿电台报时电路
4.总电路图
5.电路调试和改进意见
6.实验中遇到的问题、出现原因及解决方法
7.实验体会
8.附录
8.1 元件清单
8.2 芯片引脚图和功能表
9.参考文献
1.电路功能设计要求
2
欢迎您阅读并下载本文档,本文档来源于互联网,如有侵权请联系删除!我们将竭诚为您提供优质的文档!
1、设计制作一个0 分 00 秒~9 分 59 秒的多功能计时器,设计要求如下:
1)设计一个脉冲发生电路,为计时器提供秒脉冲(1HZ),为报时电路提供驱动蜂鸣器的高
低脉冲信号(1KHZ、2KHZ );
2)设计计时电路:完成0 分 00 秒~9 分 59 秒的计时、译码、显示功能;
3)设计清零电路:具有开机自动清零功能,并且在任何时候,按动清零开关,可以对计时
器进行手动清零。
4)设计校分电路:在任何时候,拨动校分开关,可进行快速校分。(校分隔秒)
5)设计报时电路:使数字计时器从9 分 53 秒开始报时,每隔一秒发一声,共发三声低音,
一声高音;即 9 分 53 秒、9 分 55 秒、9 分 57 秒发低音(频率 1kHz),9 分 59 秒发高音(频
率 2kHz);
6)系统级联。将以上电路进行级联完成计时器的所有功能。
7)可以增加数字计时器附加功能:定时、动态显示等。
2. 电路原理简介
数字计时器由计时电路、译码显示电路、脉冲发生电路、校分电路、清零电路和报时电
路这几部分组成。其原理框图如下:
3. 单元电路设计
3.1 脉冲发生电路
3
欢迎您阅读并下载本文档,本文档来源于互联网,如有侵权请联系删除!我们将竭诚为您提供优质的文档!
振荡器是数字钟的核心。 电路图如下所示:
采用石英晶体构成振荡器
Q5
电路,产生稳定的高频脉冲
Q4
信号,作为数字钟的时间基
2
准,再经过分频器输出标准 Q14
秒脉冲(1H
文档评论(0)