DRAM测试方法、装置、可读存储介质及电子设备与流程.docx

DRAM测试方法、装置、可读存储介质及电子设备与流程.docx

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PAGE PAGE 1 DRAM测试方法、装置、可读存储介质及电子设备与流程 本创造涉及dram芯片测试领域,尤其涉及一种dram测试方法、装置、可读存储介质及电子设备。 背景技术: 动态随机存取存储器(dynamicrandomaccessmemory,dram)是当代计算机系统不行或缺的组成部件,分平台可有应用于个人电脑或服务器的ddr模组以及应用于嵌入式arm架构的lpddr芯片。 dram的基本存储单元为cell,计算机及嵌入式系统通过在cell中写入高电平或低电平的方式进行数据存储和读写。但是由于制程工艺的影响使得存储单元在读写时有可能造成数据存储故障。 目前,dram为了高效的存取速率接受的是突发读写方式,即读写操作在一个存储阵列中是以突发长度(burstlength,bl)为单位进行的,一次操作多位(如8或16位)列地址的读写,并对每个突发长度里访问由0和1组成的数据。例如定位的地址是0行,突发长度为8bit,那么在0行0列至0行7列这一段空间每一位写入1bit数据,共8bit,其次个突发长度由0行8列至15列,以此类推。当一行的存储位置全部写完时,内存把握器(memorycontroller,mc)定位下一行的地址,连续同样的操作。 虽然突发读写方式使得数据访问更高效,但是通过突发读写式的访问方式进行内存测试时,难以使得存储单元(cell)与存储单元之间的桥连故障(bridgingfault,bf)、耦合故障(couplingfault,cf)、和其他cell故障得到激发。因此,无法全面检测出dram中cell与cell之间存在的故障问题。 技术实现要素: 本创造所要解决的技术问题是:供应一种dram的测试方法、装置、可读存储介质及电子设备,提高测试dram时故障的掩盖率。 为了解决上述技术问题,本创造接受的一种技术方案为: 一种dram的测试方法,包括步骤: 以预设突发长度为单位从待测试的dram的每一第一预设读写单元的两端向中间写入数据直至所述待测试的dram的全部存储单元均写入数据,并进行与数据写入过程对应的数据读取,将读取的数据与其对应的写入数据进行比较,得到第一比较结果; 以预设突发长度为单位从待测试的dram的每一其次预设读写单元的两端向中间写入数据直至所述待测试的dram的全部存储单元均写入数据,并进行与数据写入过程对应的数据读取,将读取的数据与其对应的写入数据进行比较,得到其次比较结果; 在以所述预设突发长度为单位进行数据写入的过程中,通过掩码依次选通所述预设突发长度的预设写入位并屏蔽其余位直至所述预设突发长度对应的每一位均写入数据; 所述第一预设读写单元和所述其次预设读写单元不同; 依据所述第一比较结果和所述其次比较结果得到所述待测试的dram的测试结果。 为了解决上述技术问题,本创造接受的另一种技术方案为: 一种dram测试装置,包括: 第一数据读写模块,用于以预设突发长度为单位从待测试的dram的每一第一预设读写单元的两端向中间写入数据直至所述待测试的dram的全部存储单元均写入数据,并进行与数据写入过程对应的数据读取,将读取的数据与其对应的写入数据进行比较,得到第一比较结果; 其次数据读写模块,用于以预设突发长度为单位从待测试的dram的每一其次预设读写单元的两端向中间写入数据直至所述待测试的dram的全部存储单元均写入数据,并进行与数据写入过程对应的数据读取,将读取的数据与其对应的写入数据进行比较,得到其次比较结果; 所述第一预设读写单元和所述其次预设读写单元不同; 测试模块,用于依据所述第一比较结果和所述其次比较结果得到所述待测试的dram的测试结果。 为了解决上述技术问题,本创造接受的另一种技术方案为: 一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现上述dram测试方法中的各个步骤。 为了解决上述技术问题,本创造接受的另一种技术方案为: 一种电子设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现上述dram测试方法中的各个步骤。 本创造的有益效果在于:对待测试的dram先进以预设突发长度为单位基于第一预设读写单元的突发读写访问操作,再进行基于其次预设读写单元的突发读写访问操作,第一预设读写单元与其次预设读写单元不同,由于预设读写单元的读写访问时从预设读写单元的两端同时向中间进行读写,并且通过掩码依次选通所述预设突发长度的预设写入位并屏蔽其余位直至所述预设突发长度对应的每一位均写入数据,因此,更贴近用户用法的环境,且相较于现有的突发访问测试,通过用法掩码实现在一个突发长度内按位访问,更能够激发cell与cell之间的故障,提高了测试dram时的故障掩盖率。 附图

您可能关注的文档

文档评论(0)

坏小孩儿…… + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档