- 1、本文档共59页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
8位增强型8051单片机CH557
CH557 手册 1
8 位增强型8051 单片机CH557
手册
版本:1D
1、概述
CH557 芯片是一款兼容MCS51 指令集的增强型E8051 内核单片机,其79%的指令是单字节单周期
指令,平均指令速度比标准MCS51 快8~15 倍。
CH557 支持最高58MHz 系统主频,内置64K 程序存储器Flash-ROM 和256 字节内部iRAM 以及4K
字节片内xRAM,xRAM 都支持DMA 直接内存存取。
CH557 内置了ADC 模数转换、4 组定时器和PWM、双异步串口、SPI 等功能模块。
下面为CH557 的内部框图,仅供参考。
Flash-ROM 64KB iRAM 256B T0 Timer2 Timer3 PWM1 UART0 UART1 SPI0 LED
(Code or Data) xRAM 4KB T1 CAP1/2 PWM3 PWM2 Modem M/S Ctrl
Power-on
Reset
1T
Internal Address & Data & DMA Bus
Watch-dog E8051 Core
Reset
XT
Internal
8-bit 8-bit 8-bit 8-bit 8-bit XT 8-bit iRS 5-bit
Oscil lator PLL
xBUS Port0 ADC Port1 Port2 Port3 OSC Port4 485 Port5
LDO VolReg 5V->3.3V
Pins: GND V IN5 VDD33 P00~P07 P10~P17 P20~P27 P30~P37 P40/4/6/7 P50/1/4/5/7
2、特点
l Core:增强型E8051 内核,兼容MCS51 指令集,其79%的指令是单字节单周期指令,平均指令
速度比标准MCS51 快8~15 倍,特有XRAM 数据快速复制指令,双DPTR 指针。
l ROM:64KB 非易失存储器Flash-ROM,支持100K 次擦写,可以全部用于程序存储空间;或者可
以分为60KB 程序存储区和1KB 数据存储区以及3KB 引导代码BootLoader/ISP程序区。
l RAM:256 字节内部 iRAM,可以用于快速数据暂存以及堆栈;4KB 片内xRAM,可以用于大量数
据暂存以及DMA 直接内存存取;支持在片外再外扩32KB 外部SRAM。
l Timer:4 组定时器,T0/T1/T2 为标准MCS51 定时器;T2 扩展为支持2 路信号捕捉;TMR3 内置
8 级FIFO,支持DMA,支持信号捕捉采样和16 位PWM 输出。
l PWM:3 组PWM 输出,PWM1/PWM2 为2 路8 位PWM 输出;TMR3 支持16 位PWM 输出。
l UART:2 组异步串口,UART0 为标准MCS51 串口,支持更高通讯波持率;UART1 兼容 16C550,
内置8 级FIFO,支持Modem 信号,支持RS485 半双工模式,支持预置本机地址用于多机通讯时
自动匹配。
l SPI:SPI 控制器内置FIFO,时钟频率最高可达系统主频Fsys 的一半,支持串行数据输入输出
CH557 手册 2
单工复用,支持Master/S lave主从模式。
l ADC:8 通道10 位或11 位A/D 模数转换器,内置2 级FIFO,支持DMA,支持最高1MSPS 采样率,
支持两通道自动轮测。
l LED-CTRL:LED 屏控制卡数据传输接口,内置4 级FIFO,支持DMA,支持1/
文档评论(0)