十进制加法计数器.pdfVIP

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

十进制加法器设计

1课程设计的任务与要求

课程设计的任务

1、综合应用数字电路学问设计一个十进制加法器。了解各种元器件的原理及其应用。

2、了解十进制加法器的工作原理。

3、把握multisim软件的操作并对设计进展仿真。

4、熬炼自己的动手力量和实际解决问题的力量。

5、通过本设计生疏中规模集成电路进展时序电路和组合电路设计的方法,把握十进制加

法器的设计方法。

课程设计的要求

1、设计一个十进制并运行加法运算的电路。

2、0-9十个字符用于数据输入。

3、要求在数码显示管上显示结果。

2十进制加法器设计方案制定

加法电路设计原理

显示所置入的

置数开关选择

加法运算电路译码显示结果

图1加法运算原理框图

如图1所示

第一步置入两个四位二进制数。例如〔1001〕,〔0011〕和〔0101〕,〔1000〕,同

2222

时在两个七段译码显示器上显示出对应的十进制数9,3和5,8。

其次步将置入的数运用加法电路进展加法运算。

第三步前面所得结果通过另外两个七段译码器显示。即:

加法运算方式,则〔1000〕+〔0110〕=〔1110〕十进制8+6=14并在七段译码显示出14。

222

运算方案

通过开关S1——S8接不同的凹凸电平来掌握输入端所置的两个一位十进制数,译码显

示器U8和U9分别显示所置入的两个数。数A直接置入四位超前进位加法器74LS283的

A4——A1端,74LS283的B4——B1端接四个2输入异或门。四个2输入异或门的一输入

端同时接到开关S1上,另一输入端分别接开关S5——S8,通过开关S5——S8掌握数B的

输入,通过加法器74LS283完成两个数A和B的相加。由于译码显示器只能显示0——9,

所以当A+B9时不能显示,我们在此用另一片芯片74LS283完成二进制码与8421BCD码的

转换,即S9〔1001〕2时加上3〔0011〕2,产生的进位信号送入译码器U10来显示结果

的十位,U11显示结果的个位。

3十进制加法器电路设计

加法电路的实现

用两片4位全加器74LS283和门电路设计一位8421BCD码加法器。由于一位8421BCD

数A加一位数B有0到18这十九种结果。而且由于显示的关系,当大于9的时候要加六转

换才能正常显示,所以设计的时候有如下的真值表:

CSSSSY数的大

03210

8421

0000000没

0000101超

00010029

000

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档