vhdl基础复习题.doc

  1. 1、本文档共33页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
vhdl基础复习题

一、名词解释 1. VHDL(Very high speed intergated circuit Hardware Description Language):非常高速集成电路的硬件描述语言。 2.实体说明:用来描述电路器件的外部情况及各信号端口的基本性质。 3.结构体:通过若干并行语句来描述设计实体的逻辑功能(行为描述)或内部电路结构(结构描述),从而建立设计实体输出与输入之间的关系。 4.类属表:用来确定设计实体中定义的局部常数,用以将信息参数传递到实体,用类属表指明器件的一些特征。最常用的是上升沿和下降沿之类的延迟时间,负载电容、驱动能力和功耗等。 5.数据对象:数据对象是数据类型的载体,共有三种形式的对象:Constant(常量)、Variable(变量)、Signal(信号)。 6.并行语句:并行语句有五种类型,可以把它们看成结构体的五种子结构。这五种语句结构本身是并行语句,但内部可能含有并行运行的逻辑描述语句或顺序运行的逻辑描述语句,如进程内部包含的即为顺序语句。五种语句结构分别为块语句、进程语句、信号赋值语句、子程序调用语句和元件例化语句。 7.程序包:程序包可定义一些公用的子程序、常量以及自定义数据类型等。各种VHDL编译系统都含有多个标准程序包,如Std-Logic-1164和Standard程序包。用户也可已自行设计程序包。 程序包由两个独立的单元组成:程序包声明单元和程序包体单元构成。 二、写出下列缩写的中文(或者英文)含义 ASIC 专用集成电路 FPGA 现场可编程门阵列 IP 知识产权核(软件包) JTAG 联合测试行动小组 VHDL 超高速集成电路硬件描述语言 FPGA 现场可编程门阵列 RTL 寄存器传输级 SOPC 可编程片上系统 EAB 嵌入式阵列块 HDL 硬件描述语言 LPM 参数可定制宏模块库 RTL 寄存器传输级 UART 串口(通用异步收发器) ISP 在系统编程 IEEE 电子电气工程师协会 ASIC 专用集成电路 LAB 逻辑阵列块 IP核:是指完成某种功能的设计模块。 FPGA:现场可编程门阵列。 SOC:系统芯片,是指把一个完整的系统集成在一个芯片上。 HDL:硬件描述语言,是一种用文本形式来描述和设计电路的语言。 综合:指的是将较高层次的设计描述自动转化为较低层次描述的过程。能够将原理图或HDL语言表达成描述的电路功能转化为具体结构网表的工具。 适配:将由综合器产生的网表文件配置于指定的目标器件中,并产生最终的可下载文件。 仿真:对所设计电路的功能的验证。 编程:把适配后生成的编程文件装入到PLD器件中的过程。 参数化模块库:参数化模块库中是一些经过验证的功能模块,用户可以根据自己的需要设定模块的端口和参数,即可完成模块的定制。 PLD:可编程逻辑器件(Programmable Logic Device) PLA:可编程逻辑阵列(Programmable Logic Array) PAL:可编程阵列逻辑(Programmable Array Logic) GAL:通用阵列逻辑(Generic Array Logic) CPLD:复杂可编程逻辑器(Complex Programmable Logic Device) ASIC:专用集成电路(Application Specific Integrated Circuit) ISP:在系统编程(In-System Programmable) 三、填空题 CPLD的基本结构看成由可编程逻辑宏单元、可编程I/O控制模块和可编程内部连线等三部分组成。。 2.FPGA由 可编程逻辑块(CLB)、 可编程互连单元(I/O)和可编程互连三种可编程电路和一个SRAM结构的配置存储单元组成。 3.CPLD是基于 乘积项 的可编程结构,即由可编程的与阵列和固定的或阵列来完成功能。而FPGA采用查找表LUT结构的可编程结构。 4. 硬件描述语言(HDL) 是EDA技术的重要组成部分,是电子系统硬件行为描述、结构描述、数据流描述的语言。它的种类很多,如 VHDL 、 Verilog HDL 、 AHDL 。 5.VHDL的基本描述语句包括一系列顺序语句和并行语句两大基本描述语句。 6. VHDL的库分为两类: 设计库 和 资源库 。 7.利用EDA技术进行电路设计时设计输入有多种方式,如:波形输入方式 、原理图输入方式、文本输入方式。 8.VHDL实体部分的端口模式用来说明信号的流动方向,共有四种类型: IN 、OUT 、 BUFFER 、 INOUT 。 9.结构体的结构化描述主要描述电路的组成,即元件之间的互连。主要用元件例化语句和生成语句

文档评论(0)

153****9595 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档