集成电路CAD-全套PPT课件.pptx

  1. 1、本文档共322页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

集成电路CAD;第一章概述;;§1.集成电路的发展;1、发展动力

;2、发展方向

;3、本世纪初微电子技术的展望;§2.电子设计自动化;本节的内容;一、集成电路CAD的发展;代表产品;教育CAD市场;产品平台;人工设计和CAD;VLSI设计思想;VLSI的主要设计方法;;二、设计中的新技术;1、Framework

;EDIF

(ElectronicDesignInterchangedFormat);CIF,加州理工中介格式

(CaltechIntermediateFormat);2、并行工程;3、逻辑综合优化

;三、TannerproCAD工具包;电路设计级包括电路图编辑器S-Edit、电路模拟器T-Spice和高级模型软件、波形编辑器W-Edit、NetTran网表转换器、门电路模拟器GateSim,以及工艺映射库、符合库SchemLib、Spice元件库等软件包,构成一个完整的集成电路设计、模拟、验证体系,每个模块互相关联又相对独立,其中S-Edit可以把设计的电路图转换成SPICE,VHDL,EDIF和TPR等网表文件输出,提供模拟或自动布图布线。;版图设计级包括集成电路版图编辑器L-Edit和用于版图检查的网表比较器LVS等模块。

L-Edit本身又嵌入设计规则检查DRC、提供用户二次开发用的编辑界面UPI、标准版图单元库及自动布图布线SPR、器件剖面观察器CrossSectionViewer)版图的SPICE网表和版图参数提取器Extract(LPE)等。

网表比较器LVS则用于把由L-Edit生成的版图反向提取的SPC网表和由S-Edit设计的逻辑电路图输出的SPC网表进行比较实现版图检查、对照分析。;L-Edit除了拥有自已的中间图形数据格式(TDB格式)外,还提供了两种最常用的集成电路版图数据传递格式(CIF格式和GDSII格式)的输入、输出功能,可以非常方便地在不同的集成电路设计软件之间交换图形数据文件或把图形数据文件传递给光掩模制造系统。;Tanner集成电路设计中的各种CAD工具;TannerPro是一套集成电路设计软件,包括S-Edit,T-Spice,W-Edit,L-Edit与LVS。缺少NetTran和GateSim。;TannerPro的设计流程;首先用S-Edit编辑要设计电路的电路图,再将该电路图输出成SPICE文件。接着利用T-Spice将电路图模拟并输出成SPICE文件,如果模拟结果有错误,再回S-Edit检查电路图,如果T-Spice模拟结果无误,则以L-Edit进行布局图设计。用L-Edit进行布局图设计后要以DRC功能做设计规则检查,若违反设计??则,再将布局图进行修改直到设计规则检查无误为止。将验证过的布局图转化成SPICE文件,再利用T-Spice模拟,若有错误,再回到L-Edit修改布局图。最后利用LVS将电路图输出的SPICE文件与布局图转化的SPICE文件进行对比,若对比结果不相等,则回去修正L-Edit或S-Edit的图。直到验证无误后,将L-Edit设计好的布局图输出成GDSII文件类型,再交由工厂去制作半导体过程中需要的的光罩。;符合全定制电路的设计流程;四、Cadence简介;ASIC的设计流程图-1;ASIC的设计流程图-2;ASIC的设计流程图-3;§3.VLSICAD的软件内容;VLSI设计流程;一、逻辑设计阶段;;SynopsysCAD工程;二、电路分析;SPICE

SimulationProgramwithIntegratedCircuitsEmphasis;三、版图设计;四、工艺模拟;MEDICI(器件模拟);;五、SOC的设计方法;六、可测性和可靠性;可测性;可靠性;思考题;第二章;§1.IC分类;工艺;模拟集成电路设计特点;数字IC的设计;通用和专用IC;IC设计方式;全定制电路;半定制电路;§2.ASIC;ASIC的主要优点;ASIC的主要结构形式;行式结构;;积木块结构;;;规则阵列结构;半定制电路的结构;PLD

ProgramableLogicDevice;GAL(GateArrayLogic);EPLD(ErasableProgramableLogicDevices);FPGA(FieldProgramGateArray);;§3.门阵列GateArray;;1、固定门阵列;2、优化门阵列;3、CMOS门阵列;P阱硅栅CMOS固定门阵列10管单元;;;逻辑门电路和版图;锁存器电路和版图;§4.标准单元StandardCell;;;;§4.可编程逻辑阵列PLA;;;用E/DMOS实现的逻辑结构;“或非”阵

文档评论(0)

赵五菱王 + 关注
实名认证
内容提供者

资料收集自互联网,若有侵权请联系删除,谢谢~

版权声明书
用户编号:8036120077000004

1亿VIP精品文档

相关文档