微机原理expr report与接口技术小组实验项目报告.pdfVIP

微机原理expr report与接口技术小组实验项目报告.pdf

  1. 1、本文档共2页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档免费下载、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
4 硬件设计 (文字部分1 页) 1) 电路图 2) 给出模块 和每个模块的功能说明,以及为什么要这样设计(看图说话,前面给了图, 后面总得解释解释吧) 3) 所需器材、模块 5 软件设计 (文字部分不少于1 页) 1) 给出模块 和每个模块的功能说明,以及为什么要这样设计 2) 对重点模块和程序请给出流程图 (或伪码) 3) 程序代码作为附件粘贴在本文档末尾; 4) 程序代码原文件作为附件提交。 6 测试和效果评估 (文字部分不少于1 页) 用“图形+文字”方式说明,应如何构建一个测试环境对你设计出来的装置进行功能、性能 和可靠性方面的实验。请给出详细的实验步骤 以及你认为可能的实验现象和实验结果描 述。 1) 测试步骤列举(实验过程说明) 2) 和评价 7 改进、增强与创新设计 1) 目前进展存在什么问题?请以123 形式列举问题并给出解决方案文字陈述 2) 目前各I/O 模块都给出了中断请求线,请给出采用查询方式的各I/O 模块设计(数码管 /LED 模块和Keyboard 模块,UART 模块不要求自行设计但要理解其实现原理)(提示: 在各I/O 模块中增加数据缓冲端口寄存器DATABUF 和状态端口寄存器STATE); 3) 用并行总线模块连接数码管设备、Keyboard 设备和控制器模块,请给出控制器的设计方 案,要求用查询方式 keyboard 模块的按键,并送给数码管设备显示。 4) 请扩充现有总线模块的功能,在其中增加中断控制器模块,要求该模块能够支持连接不 少于三个外设,且能够支持用软件方式 掉指定中断请求。要求提供INT 输出和INTA 输入功能。注意当多个设备同时提交中断请求时,不能发生中断请求丢失的情况。(提 示:定义中断请求寄存器、中断 寄存器、中断服务寄存器) 5) 如果用串行总线连接各个模块的话,总线模块该如何设计?各I/O 模块和控制器模块的 总线接口又当如何变化? 6) 你对本学期的FPGA 实验有何体会和建议?你认为还应在哪些方面增强? (重要) 注意:期末 FPGA 考试题将在单个模块的设计和 2)3)4) 中选取。其中但模块设计包括: Keyboard 输入设计、LED/数码管输出模块设计、UART 输入/输出模块设计、总线模块设 计、控制器模块设计。 8 附件 1) 用于演示的 幻灯片文件 (非必需) 2) 源代码文件 (必需) 3) 或图像JPEG 文件 (必需) 4) 画的电路图源文件 (非必需) 5) 其它希望提交的文件 9 参考文献 格式如下 [1] , ,Xxx 系统的分析与设计,计算机学报,2009.12, vol 213(56): 91-94 [2] 林X ,李X ,Xxx 的分析与评价,

文档评论(0)

189****0411 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

认证主体杨**

1亿VIP精品文档免费下

相关文档

相关课程推荐