应用技术之二.pptVIP

  1. 1、本文档共163页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
应用技术之二

DSP 应用技术之二 刘明 二 TMS320C2000处理器 2.1 TMS320C2000各系列DSP概述 2.2 芯片内部结构 2.3 常规外部引脚 2.4 程序控制 2.5 中断控制 2.6 存储器与I/O空间 2.7 片内外设 2.1 TMS320C2000概述 TMS320C2000系列DSP集微控制器和高性能DSP的特点于一身,具有强大的控制和信号处理能力,能够实现复杂的控制算法。其DSP芯片上整合了FLASH存储器、快速的AD转换器、增强的CAN模块、时间管理器、正交编码电路接口、多通道缓冲串口等外设。其强大的数据处理功能和控制功能可以大幅度提高应用效率、降低功耗。 C28系列是面向控制领域最高性能的处理器,具有精度高、速度快、集成度高等特点,为不同控制领域提供了高性能的解决方案。C24系列DSP则为不同应用平台提供了基本解决方案。 2.2 TMS320C2000内部结构 TMS320C2000系列DSP芯片采用改进的哈佛结构,其程序总线存储器和数据存储器分别独立,有各自的总线结构,并允许互访。 TMS320C2000系列DSP芯片有3个主要组成部分:中央处理单元、存储器、片内外设。同一系列DSP都采用相同的中央处理单元、总线结构和指令集。但片内存储器以及外设有所区别。 2.2.1 中央处理单元 32位中央算术逻辑单元(CALU) 32位累加器(ACC) 输入数据定标移位部分(Input Scaling Section) 16×16位的乘法器(MUL) 辅助算术单元(ALAU) 状态寄存器(ST0 ST1) 1. 中央算术逻辑部分 中央算术逻辑部分主要包括中央算术逻辑单元、累加器、输出数据定标移位器3部分。 中央算术逻辑单元CALU 功能:进行各种算术逻辑运算,包括16位加减、布尔逻辑操作、位测试、移动和循环。 特点:大部分运算只需一个时钟周期。 累加器ACC 功能:存放CALU的操作结果,并可对其进行单比特移动或循环。将结果输出到中央算术单元或输出数据定标移位器。 与累加器相关联的状态位有溢出模式位、溢出标志位、进位位和测试控制标志位。分别影响ST0和ST1。 输出数据定标移位器 功能:将累加器的32位值进行左移0~7位,然后将移位器中的高位字(用SACH指令)或低位字(用SACL指令)保存到数据存储器,而累加器的内容保持为移位前的值不变。 移位方法:均左移,移位时高位丢失,低位补0。 3 C F 0 F A 0 5 累加器:0011 1100 1111 0000 1111 1010 0000 0101 左移6位后移位器:0011 1100 0011 1110 1000 0001 0100 0000 3 C 3 E 8 1 4 0 SACH SACL 数据存储单元 数据存储单元 2. 输入定标部分 功能:将来自存储器的16位数据左移0~16位变成32位送往中央算术逻辑单元(CALU)。 移位方法:均进行左移,左移后,低位LSB用0填入;没有使用的高位MSB根据状态寄存器ST1的符号扩展模式位SXM决定: 当SXM=0,用0填入; 当SXM=1,符号扩展。 3. 乘法部分 功能:在一个时钟周期内完成16位有符号或无符号乘法,乘积32位。乘法器将来自16位数据存储器(或程序存储器)的值与16位TREG寄存器的值相乘,运算结果送到32位PREG乘积寄存器中。 乘积移位器将PREG中的乘积移位后,全部32位送到CALU,或将结果的16位存到数据存储单元。移位后PREG的值不变。 移位模式取决于状态寄存器ST1中的乘积移位模式位PM。 4. 辅助寄存器算术单元ARAU 功能:对8个16位的辅助寄存器(AR7~AR0)执行算术操作,该

文档评论(0)

118zhuanqian + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档