第4章 QuartusII应用向导修改精要.ppt

  1. 1、本文档共106页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
4.12 Synplify Pro的应用及其与Quartus II接口 4.12.1 Synplify Pro设计指南 2.创建工程 4.12 Synplify Pro的应用及其与Quartus II接口 4.12.1 Synplify Pro设计指南 3.加入源文件 4.选择顶层文件 5.设置工程属性 4.12 Synplify Pro的应用及其与Quartus II接口 4.12.1 Synplify Pro设计指南 6.综合前设置约束 7.综合 8.检测结果 4.12 Synplify Pro的应用及其与Quartus II接口 4.12.2 Synplify Pro与Quartus II的接口方法 4.12 Synplify Pro的应用及其与Quartus II接口 4.12.2 Synplify Pro与Quartus II的接口方法 1.Synplify软件路径设置 4.12 Synplify Pro的应用及其与Quartus II接口 4.12.2 Synplify Pro与Quartus II的接口方法 2.设置Synplify Pro综合器 习 题 4-1 归纳利用Quartus II进行VHDL文本输入设计的流程:从文件输入一直到SignalTapII测试。 4-2 由图4-35和图4-36,详细说明工程CNT10的硬件工作情况。 4-3 如何为设计中的SignalTap II加入独立采样时钟?试给出完整的程序和对它的实测结果。 4-4 参考Quartus?II的Help,详细说明Assignments菜单中Settings对话框的功能。 (1) 说明其中的Timing Requirements Qptions的功能、使用方法和检测途径。 (2) 说明其中的Compilation Process的功能和使用方法。 (3) 说明Analysis Synthesis Setting的功能和使用方法,以及其中的Synthesis Netlist Optimization的功能和使用方法。 (4) 说明Fitter Settings中的Design Assistant和Simulator功能,举例说明它们的使用方法。 4-5 概述Assignments菜单中Assignment Editor的功能,举例说明。 习 题 4-6 用74148和与非门实现8421BCD优先编码器,用三片74139组成一个5-24译码器。 4-7 用74283加法器和逻辑门设计实现一位8421BCD码加法器电路,输入输出均是BCD码,CI为低位的进位信号,CO为高位的进位信号,输入为两个1位十进制数A,输出用S表示。 4-8 用原理图输入方式设计一个7人表决电路,参加表决者7人,同意为1,不同意为0,同意者过半则表决通过,绿指示灯亮;表决不通过则红指示灯亮。 4-9 基于原理图输入方式,用D触发器构成按循环码(000-001-011-111-101-100-000)规律工作的六进制同步计数器。 4-10 基于原理图输入方式,应用4位全加器和74374构成4位二进制加法计数器。如果使用74299、74373、D触发器和非门来完成上述功能,应该有怎样的电路? 4-11 用一片74163和两片74138构成一个具有12路脉冲输出的数据分配器。要求在原理图上标明第1路到第12路输出的位置。若改用一片74195代替以上的74163,试完成同样的设计。 4-12 用同步时序电路对串行二进制输入进行奇偶校验,每检测5位输入,输出一个结果。当5位输入中1的数目为奇数时,在最后一位的时刻输出1。 4-13 用7490设计模为872的计数器,且输出的个位、十位、百位都应符合8421码权重。 实验与设计 4-1 设计含异步清零和同步加载与时钟使能的计数器 (1) 实验目的: (2) 实验原理: (3) 实验内容1: (4) 实验内容2: (5) 实验内容3: (6) 实验内容4: (7) 实验内容5: 实验与设计 (8) 实验内容6: (9) 实验内容7: (10) 实验报告: 实验与设计 4-2 4选1多路选择器设计实验 (1) 实验目的: (2) 实验内容1: (3) 实验内容2: (4) 实验内容3: (5) 实验报告: 对于5E+系统的演示,下载/KX_7C5EE+/EXPERIMENTs/EXP0_MUX41/MUX41B。分别按下或放开键K1,K2,蜂鸣器将发出4种不同声音。 实验与设计 4-4 十六进制7段数码显示译码器设计 (1) 实验目的: (2) 实验原理: 实验与设计 (3) 实验内容1: (

文档评论(0)

love + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档